記事・論文
タイトル | 3値FF回路を用いた加減算形及びシフトレジスタ形計数器の構成 |
---|---|
著者 | 村中 徳明 |
著者 | 今西 茂 |
出版地(国名コード) | JP |
出版地 | 東京 |
出版社 | 電子通信学会 |
出版年月日等 | 68(2) 1985.02 |
注記 | 記事分類: データ処理・計算機器--ハードウェア |
出版年(W3CDTF) | 1985-02 |
NDLC | ZN33 |
対象利用者 | 一般 |
資料の種別 | 記事・論文 |
掲載誌情報(URI形式) | https://iss.ndl.go.jp/books/R100000002-I000000015822-00 |
掲載誌情報(ISSN形式) | 0374468X |
掲載誌情報(ISSN-L形式) | 0374468X |
掲載誌名 | 電子通信学会論文誌. D / 電子通信学会 編 |
掲載巻 | 68 |
掲載号 | 2 |
掲載ページ | p98~105 |
言語(ISO639-2形式) | jpn : 日本語 |