記事・論文
タイトル | 高速・低消費電力STT-MRAMキャッシュを用いたRun-timeノーマリオフプロセッサ |
---|---|
著者 | 野村 久美子 |
著者 | 安部 恵子 |
著者 | 藤田 忍 |
出版地(国名コード) | JP |
別タイトル | Runtime Normally-Off Processor with Nonvolatile Cache Memory Based on High-Speed and Low-Power STT-MRAMs |
出版年(W3CDTF) | 2012-09 |
NDLC | ZN31 |
対象利用者 | 一般 |
資料の種別 | 記事・論文 |
掲載誌情報(URI形式) | https://iss.ndl.go.jp/books/R100000002-I000000016652-00 |
掲載誌情報(ISSN形式) | 03720462 |
掲載誌情報(ISSN-L形式) | 03720462 |
掲載誌名 | 東芝レビュー = Toshiba review / 東芝ビジネスエキスパート株式会社ビジネスソリューション事業部 編集・制作 |
掲載巻 | 67 |
掲載号 | 9 |
掲載通号 | 759 |
掲載ページ | 48-51 |
言語(ISO639-2形式) | jpn : 日本語 |