記事・論文
Title | 高速・低消費電力STT-MRAMキャッシュを用いたRun-timeノーマリオフプロセッサ |
---|---|
Author | 野村 久美子 |
Author | 安部 恵子 |
Author | 藤田 忍 |
Place of Publication (Country Code) | JP |
Parallel Title | Runtime Normally-Off Processor with Nonvolatile Cache Memory Based on High-Speed and Low-Power STT-MRAMs |
Year of Publication(W3CDTF) | 2012-09 |
NDLC | ZN31 |
Target Audience | 一般 |
Material Type | 記事・論文 |
is part of (URI Form) | https://iss.ndl.go.jp/books/R100000002-I000000016652-00 |
is part of (ISSN Form) | 03720462 |
is part of (ISSN-L Form) | 03720462 |
Magazine-which-carries-the-article name | 東芝レビュー = Toshiba review / 東芝ビジネスエキスパート株式会社ビジネスソリューション事業部 編集・制作 |
Printing volume | 67 |
Printing number | 9 |
Printing through number | 759 |
Printing page | 48-51 |
Language(ISO639-2 Form) | jpn : 日本語 |