サイトメニューここからこのページの先頭です

ショートカットキーの説明を開始します。画面遷移や機能実行は、説明にあるショートカットキーを同時に押した後、Enterキーを押してください。ショートカットキーの説明を聞くには、Alt+0。トップ画面の表示には、Alt+1。ログインを行うには、Alt+2。簡易検索画面の表示には、Alt+3。詳細検索画面の表示には、Alt+4。障害者向け資料検索画面の表示には、Alt+5。検索結果の並び替えを行うには、Alt+6。国立国会図書館ホームページの表示には、Alt+7。検索結果の絞り込みを行うには、Alt+8。以上でショートカットキーの説明を終わります。

ナビゲーションここから

ナビゲーションここまで

本文ここから

資料種別 記事・論文

PLL,DLL技術にみる高性能化動向

道正 志郎

詳細情報

タイトル PLL,DLL技術にみる高性能化動向
著者 道正 志郎
シリーズ名 シリコン材料・デバイス
出版年 2007-08
別タイトル Design trends of high performance PLLs and DLLs
件名(キーワード) 位相同期回路
件名(キーワード) 遅延同期回路
件名(キーワード) ループフィルタ
件名(キーワード) アダプティブバイアス
件名(キーワード) 分数分周器
件名(キーワード) Phase Locked Loops
件名(キーワード) Delay Locked Loops
件名(キーワード) Loop Filter
件名(キーワード) Adaptive Biasing
件名(キーワード) Fractional Divider
対象利用者 一般
資料の種別 記事・論文
掲載誌情報(ISSN形式) 09135685
掲載誌情報(ISSNL形式) 09135685
掲載誌情報(URI形式) http://iss.ndl.go.jp/books/R100000002-I000000050569-00
掲載誌名 電子情報通信学会技術研究報告 : 信学技報
掲載巻 107
掲載号 194
掲載ページ 23~28
言語(ISO639-2形式) jpn : 日本語

本文ここまで

Copyright © 2012 National Diet Library. All Rights Reserved.

フッター ここまで