HW/SW協調によるアノマリ検知の高速化のためのFPGA部実装 (情報通信システムセキュリティ)

記事を表すアイコン

HW/SW協調によるアノマリ検知の高速化のためのFPGA部実装

(情報通信システムセキュリティ)

国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
025637127
資料種別
記事
著者
柳瀬 駿ほか
出版者
東京 : 電子情報通信学会
出版年
2014-07
資料形態
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 114(117):2014.7.3・4
掲載ページ
p.75-80
すべて見る

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

資料種別
記事
著者・編者
柳瀬 駿
嶋田 創
山口 由紀子 他
並列タイトル等
Implementation of FPGA Section for Anomaly Detection Acceleration by HW/SW Cooperation
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
114(117):2014.7.3・4
掲載巻
114
掲載号
117