サイトメニューここからこのページの先頭です

ショートカットキーの説明を開始します。画面遷移や機能実行は、説明にあるショートカットキーを同時に押した後、Enterキーを押してください。ショートカットキーの説明を聞くには、Alt+0。トップ画面の表示には、Alt+1。ログインを行うには、Alt+2。簡易検索画面の表示には、Alt+3。詳細検索画面の表示には、Alt+4。障害者向け資料検索画面の表示には、Alt+5。検索結果の並び替えを行うには、Alt+6。国立国会図書館ホームページの表示には、Alt+7。検索結果の絞り込みを行うには、Alt+8。以上でショートカットキーの説明を終わります。

ナビゲーションここから

ナビゲーションここまで

本文ここから

資料種別 記事・論文

複数の最大遅延ループを持つ非同期式回路のSDI遅延仮定を用いた縮小法

田崎 智也,籠谷 裕人,杉山 裕二

詳細情報

タイトル 複数の最大遅延ループを持つ非同期式回路のSDI遅延仮定を用いた縮小法
著者 田崎 智也
著者 籠谷 裕人
著者 杉山 裕二
シリーズ名 コンピュータシステム
出版年 2014-01
別タイトル Reduction Method of Asynchronous Circuits with Maximum Delay Loops using SDI Delay Assumption
件名(キーワード) 非同期式回路
件名(キーワード) 依存性グラフ
件名(キーワード) QDI遅延モデル
件名(キーワード) SDI遅延モデル
件名(キーワード) 最大遅延ループ
件名(キーワード) Asynchronous circuit
件名(キーワード) Dependency graph
件名(キーワード) QDI delay model
件名(キーワード) SDI delay model
件名(キーワード) Maximum delay loop
対象利用者 一般
資料の種別 記事・論文
掲載誌情報(ISSN形式) 09135685
掲載誌情報(ISSNL形式) 09135685
掲載誌情報(URI形式) http://iss.ndl.go.jp/books/R100000002-I000000050569-00
掲載誌名 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
掲載巻 113
掲載号 417
掲載ページ 43-48
言語(ISO639-2形式) jpn : 日本語

本文ここまで

Copyright © 2012 National Diet Library. All Rights Reserved.

フッター ここまで