検索結果 7 件

記事
高田 大河, 松永 裕介<Z16-940>電子情報通信学会技術研究報告 = IEICE technical report : 信学技報108(413) 2009.1.29・30p.57~62
国立国会図書館
  • 件名再構成可能システム FPGA テクノロジマッピング カット列挙 reconfigurable system technology mapping cut enumeration
  • 並列タイトル等(連結)An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
  • 並列タイトル等An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
記事
高田 大河, 松永 裕介<Z16-940>電子情報通信学会技術研究報告 = IEICE technical report : 信学技報108(412) 2009.1.29・30p.57~62
国立国会図書館
  • 件名再構成可能システム FPGA テクノロジマッピング カット列挙 reconfigurable system technology mapping cut enumeration
  • 並列タイトル等(連結)An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
  • 並列タイトル等An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
記事
高田 大河, 松永 裕介<Z16-940>電子情報通信学会技術研究報告 = IEICE technical report : 信学技報108(414) 2009.1.29・30p.57~62
国立国会図書館全国の図書館
  • 件名再構成可能システム FPGA テクノロジマッピング カット列挙 reconfigurable system technology mapping cut enumeration
  • 並列タイトル等(連結)An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
  • 並列タイトル等An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
記事
高田 大河, 松永 裕介<Z14-1121>情報処理学会研究報告 = IPSJ SIG technical reports2009(7) 2009.1.29・30p.57~62
国立国会図書館全国の図書館
  • 件名再構成可能システム FPGA テクノロジマッピング カット列挙 reconfigurable system technology mapping cut enumeration
  • 並列タイトル等(連結)An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
  • 並列タイトル等An efficient cut enumeration for depth-optimum technology mapping for LUT-based FPGAs
デジタル記事
2009-05-12ACM Great Lakes Symposium on VLSI2009p.351-356
インターネットで読める全国の図書館
  • 要約等Recent technology mappers for LUT-based FPGAs employ cut enumeration. Although many cuts are often nee......numerating all cuts with large si...... The number of cuts exponentially......th the size of cuts, which causes....... Furthermore, an inefficiency o......esents a novel cut enumeration. The proposed algorithm is efficient because it enumerates cuts without botto......es; exhaustive enumeration and partial enumeration. Exhaustive enumeration enumerates all cuts. Partial enumeration enumerates partial cuts with a guarantee that a dept......nimum network can be constructed......hat exhaustive enumeration runs about 3 times and 8 time...
  • 件名Algorithms Experimentation Performance
デジタル記事
高田, 大河, 松永, 裕介2009-05-12ACM Great Lakes Symposium on VLSI2009p.351-356
インターネットで読める全国の図書館
  • 件名Algorithms Experimentation Performance
  • 関連情報ACM Great Lakes Symposium on VLSI || 2009 || p351-356 http://www.slrc.kyus...
デジタル文書・図像類
高田, 大河, 松永, 裕介電子情報通信学会2009-01-29電子情報通信学会技術研究報告108 412/413/414p.57-62
インターネットで読める全国の図書館
  • 件名再構成可能システム FPGA テクノロジ・マッピング カット列挙 reconfigurable system technology mapping cut enumeration
  • 関連情報電子情報通信学会技術研究報告 || 108(412/413/414) || p57-62 IEICE T......chnical Report || 108(412/413/414) || p57-62 http://www.slrc.kyushu...
  • 並列タイトル等(連結)An Efficient Cut Enumeration for Depth-Optimum Technology Mapping for LUT-based FPGAs

検索結果は以上です。